## Estructuras de Computadores – (9166)

Examen (14 de Julio de 2010)

Pregunta 1. (1.5 punto)

Dibujar la estructura interna de un circuito de anticipación de acareo de 4 bits con el menor número de puertas. ¿Cuántas puertas se necesitan para obtener el acarreo  $C_i$ ?.

Pregunta 2. (1.5 puntos)

Se desea implementar el sistema de memoria de MANOTAS con la siguiente distribución:

|                   | 0000h          |
|-------------------|----------------|
| ROM/BIOS          |                |
| HUECO             | 0FFFh<br>1000h |
|                   | 1FFFh          |
| RAM-VIDEO         | 2000h          |
|                   | 3FFFh<br>4000h |
| RAM               | 400011         |
|                   | BFFFh          |
| NO DIRECCIONABLE  | C000h          |
| INO DIRECCIONABLE |                |
|                   | FFFFh          |

Consideraciones a tener en cuenta:

- Se dispone de EPROM 2Kx4 y DRAM 8Kx8.
- Emplear el menor número de módulos de memoria.
- Facilidad en posibles ampliaciones futuras de memoria.
- Conexiones EPROM (bus de direcciones, el bus de datos, CE, OE)
- Conexiones DRAM (bus de direcciones, el bus de datos, CS, OE, WE)

## Se pide:

- a) Mapa de memoria especificando los bits de dirección, las direcciones de cada bloque, su capacidad y tipo de memoria. (0,5 puntos)
- b) Diseño, con el menor número posible de chips, de las conexiones entre el procesador y las memorias, incluyendo todas las conexiones. (1 punto)

Pregunta 3. (1.5 puntos)

Contesta a las siguientes preguntas:

- (a) Dada una memoria SRAM de 64KBytes cuya organización interna es 2D1/2. Indica sus entradas y salidas del chip de memoria SRAM y dibuja su estructura interna.
- (b) Una memoria posee un ciclo de refresco de 20ns y un ciclo de lectura de 40ns. Si en 2ms realiza 20 ciclos de refresco, ¿cuál es el porcentaje total del ciclo de memoria que se utiliza para el refresco?

Pregunta 4. (1 punto)

(1 punto) Dado el circuito sumador-restador de la figura basado en un CPA, obtener el tiempo necesario para que realice la suma si los sumadores completos (FA) se construyen con semisumadores. Suponer que las puertas XOR tienen un retardo de 3T, las puertas OR un retardo de 2T y el resto de puertas un retardo de T. Indicar los retardos para cada bit de suma y de acarreo.



Pregunta 5. (1.5 puntos)

Sea el procesador MaNoTaS estudiado en clase y queremos que ejecute la siguiente instrucción:

1.- ADDMX  $M[D\&E] \leftarrow A + M[D\&E]; E \leftarrow E+1$ 



## Se pide:

Describir las acciones y las señales de control que se activan en cada fase de ejecución de la instrucción ADDMX en el menor número de ciclos de reloj posible, suponiendo que la duración de cada fase de ejecución es de un ciclo de reloj.

Pregunta 6. (1 punto)

Obtener el resultado de la operación A+B y AxB en el formato IEEE 754 de los siguientes números representados en este formato. Para obtener el resultado especificar los pasos seguidos utilizando el algoritmo de suma y multiplicación estudiado para números representados en el IEEE 754. Expresar el resultado en hexadecimal.

A= C1340000 B= 3F980000

Ap. Correus 99 -:- E-03080 ALACANT -:- Tel. 96 / 590 36 81 -:- Fax 96 / 590 96 43

Pregunta 7. (2 puntos)

La siguiente ruta de datos realiza un sencillo algoritmo para lo cual se ha diseñado una unidad de control microprogramada que lo implementa. La unidad de control está basada en un sumador y tiene el aspecto de la figura 2. La codificación de las microinstrucciones es horizontal según el formato de la figura 3 y el microprograma se puede ver en la figura 4.





| Dirección de<br>Memoria (Hex) | μInstrucción     |
|-------------------------------|------------------|
| $0_{\rm h}$                   | 101 <sub>h</sub> |
| $1_{\rm h}$                   | 081 <sub>h</sub> |
| 2 <sub>h</sub>                | 042 <sub>h</sub> |
| 3 <sub>h</sub>                | 009 <sub>h</sub> |
| 4 <sub>h</sub>                | 004 <sub>h</sub> |
| 5 <sub>h</sub>                | 019 <sub>h</sub> |
| $6_{\rm h}$                   | 03B <sub>h</sub> |

Figura 2 Figura 4

## Se pide:

- a. (1.5 puntos) Obtener el grafo de estados o diagrama de fase que implementa la Unidad de Control microprogramada detallando las acciones que se realizan en cada una de ellas.
- b. (0.5 puntos) Describir el algoritmo que implementa la Unidad de Control.

Ap. Correus 99 -:- E-03080 ALACANT -:- Tel. 96 / 590 36 81 -:- Fax 96 / 590 96 43